精精国产xxx在线视频app-亚洲欧美在线观看-亚洲欧美另类在线-中文字幕三区-97在线观看免费视频-亚洲区视频-www亚洲天堂-亚洲激情一区二区三区-综合久久精品-亚洲精品久久久久久久久-极品少妇一区二区三区-影音先锋三级-欧美日韩一区二区三区四区五区六区-性综艺节目av在线播放-美女极品粉嫩美鲍75p-黄色二级毛片-免费h片在线观看-蜜桃久久精品-自拍偷拍亚洲精品-日韩另类av-日本性久久-在线观看免费黄色小视频-好色先生视频污-午夜神马福利视频-免看黄大片aa-久久久久久国产精品免费-男男生子呃嗯忍呻吟扩张-在线播放亚洲精品-操空姐的逼-一区二区中文字幕在线

【技術分享】基于FPGA的百變設計方案

日期:2021-10-19 作者:潤欣科技創(chuàng)研社 返回列表

FPGA方案


隨著一款產(chǎn)品在研發(fā)階段的日漸成熟,實現(xiàn)的功能也日趨復雜化和多樣化,對產(chǎn)品功能實現(xiàn)重定義的應用需求也在日益加大。產(chǎn)品功能重定義就是在不改動設備硬件設計的前提下,通過更改FPGA的程序文件,達到產(chǎn)品功能重定義的方法。

一般的產(chǎn)品在設計時,研發(fā)會按照產(chǎn)品的定義完成功能代碼的開發(fā),然后用JTAG接口進行燒錄、調試,但是等產(chǎn)品上線時,所有的固件就會被固化,并且因為JTAG接口過于笨重,我們一般是不保留該接口;所以也無法在產(chǎn)品完成固化后進行重新燒錄進行重定義的操作。

目前也有一些應用方案會使用BLE/WIFI SOC+存儲芯片的架構,BLE/WIFI SOC負責存儲芯片的讀寫,存儲芯片作為FPGA的程序代碼存儲器,工作時,BLE/WIFI SOC將存儲芯片中的數(shù)據(jù)讀出,并按照特定時序(FPGA加載時序)發(fā)送到FPGA,此過程即為FPGA的數(shù)據(jù)加載流程,如果需要升級功能,通過無線進行遠程OTA升級。而本方案是無需其它芯片參與的情況下通過邏輯設計和UART口進行產(chǎn)品功能的重定義。


邏輯設計


本方案的核心就是雙啟動,其中區(qū)域1為固化區(qū)域,此區(qū)域非功能區(qū)域,而是負責區(qū)域2的管理,其中區(qū)域2為功能區(qū)域,每次的功能重定義就是對區(qū)域2的刷新。區(qū)域2的刷新通過PC和串口調試助手模擬上位機,傳輸工程的 Bin 文件到 fpga 啟動配置的Flash 中,實現(xiàn)兩個存儲到 flash 程序的跳轉完成固件升級操作。

3-02.png

設置兩個區(qū)域,第一個區(qū)域執(zhí)行程序1,完成對區(qū)域2的管理和升級工作。第二個區(qū)域的程序2是我們用戶設計的功能程序或者說產(chǎn)品程序。在 FPGA 啟動中, 如果我們不升級區(qū)域 2 的程序,那么自動通過 ICap 接口跳轉到區(qū)域2的程序中。 區(qū)域1起始地址 0x0,區(qū)域2起始地址 0x0100000。

在本方案中,設計區(qū)域1的程序實現(xiàn)的功能為:上電后自動加載此程序,此時開始計時如果 20 秒內(nèi)沒有檢測到串口發(fā)送的擦除指令,那么我們啟動 icap 跳轉,跳轉到區(qū)域 2 程序中。

如果希望再次升級的話必須重新給板卡上電使得程序回到區(qū)域1中。


流程圖如下:

2-02.png


頂層結構圖如下:

圖表-02.png


FPGA uart接收模塊,接收上位機發(fā)送的數(shù)據(jù),并實現(xiàn)波特率為115200的uart協(xié)議的串行數(shù)據(jù)到并行數(shù)據(jù)的轉換,將數(shù)據(jù)發(fā)送至flash_ctrl模塊,F(xiàn)lash_ctrl模塊是flash的控制模塊,該模塊自定義了一個簡單的協(xié)議,根據(jù)uart指令來控制flash的擦除、讀、寫,協(xié)議包括三種數(shù)據(jù)包來對應相應的指令,再將數(shù)據(jù)發(fā)送至對應的模塊;而由flash擦除、讀、寫三個模塊處理的數(shù)據(jù)返回后經(jīng)過uart_tx模塊返回上位機,本文中即返回PC機串口模塊。

返回列表